AT4 | AT91SAM3 series implementation |
This course covers AT91SAM3S, AT91SAM3U and AT91SAM3N ARM-based MCU family
Objectives
|
- This course provides an overview of the ARM Cortex-M3 core. Our course reference cours RM2 - Cortex-M3 implementation details the operation of this core.
- The following courses could be of interest:
- USB Full Speed High Speed and USB On-The-Go, reference cours IP2 - USB 2.0
- SD / MMC, reference cours IS2 - eMMC 5.0
- Cours théorique
- Support de cours au format PDF (en anglais) et une version imprimée lors des sessions en présentiel
- Cours dispensé via le système de visioconférence Teams (si à distance)
- Le formateur répond aux questions des stagiaires en direct pendant la formation et fournit une assistance technique et pédagogique
- Au début de chaque demi-journée une période est réservée à une interaction avec les stagiaires pour s'assurer que le cours répond à leurs attentes et l'adapter si nécessaire
- Tout ingénieur ou technicien en systèmes embarqués possédant les prérequis ci-dessus.
- Les prérequis indiqués ci-dessus sont évalués avant la formation par l'encadrement technique du stagiaire dans son entreprise, ou par le stagiaire lui-même dans le cas exceptionnel d'un stagiaire individuel.
- Les progrès des stagiaires sont évalués par des quizz proposés en fin des sections pour vérifier que les stagiaires ont assimilé les points présentés
- En fin de formation, une attestation et un certificat attestant que le stagiaire a suivi le cours avec succès.
- En cas de problème dû à un manque de prérequis de la part du stagiaire, constaté lors de la formation, une formation différente ou complémentaire lui est proposée, en général pour conforter ses prérequis, en accord avec son responsable en entreprise le cas échéant.
Plan du cours
- ARM core based architecture
- Description of AT91SAM3N, AT91SAM3U and AT91SAM3S SoC architecture
- Clarifying the internal data and instruction paths: AHB-lite interconnect, peripheral buses, AHB-to-APB bridge
- Integrated memories
- SoC mapping
- V7-M core family
- Core architecture
- Programming
- Exception behavior, exception return
- Basic interrupt operation, micro-coded interrupt mechanism
- Memory Protection Unit
- Acsys covers 3 IDEs: Keil, IAR and GCC / Lauterbach.
- Thus the customer has just to indicate which one he has chosen.
- Getting started with the IDE
- Parameterizing the compiler / linker
- Creating a project from scratch
- C start program
- Debug architecture
- Programming
- Power control
- Reset controller
- Clocking
- Low power modes
- Bus matrix
- Peripheral DMA Controller (PDC)
- DMA Controller (DMAC), AT91SAM3U
- Power pins
- Pinout
- GPIO module
- Embedded flash memory
- Internal SRAM
- Internal ROM
- High Speed MultiMedia Card Interface
- Static Memory Controller
- Timer counter
- PWM
- Real-time Timer
- Real-time Clock
- Watchdog timer
- 12-bit Analog-to-Digital Converter and Programmable Gain Amplifier
- 12-bit Analog-to-Digital Converter, ADC12B, AT91SAM3U
- 12-bit Digital-to-Analog Converter
- Analog Comparator Controller
- Cyclic Redundancy Check Calculation Unit
- Chip Identifier
- SPI
- Synchronous Serial Controller
- UART
- USART
- Two-Wire Interface
- USB Device FS
- USB Device HS, AT91SAM3U
- ISO7816 smartcard interface