FPQ4 | MPC8308 implementation |
This course covers the PowerQUICC II Pro MPC8308
|
Objectives
|
- Experience of a 32-bit processor or DSP is mandatory.
- The following courses could be of interest:
- Ethernet and switching, reference cours N1 - Ethernet and switching
- IEEE1588, reference cours N2 - IEEE1588 - Precise Time Protocol
- PCI Express, reference cours IC4 - PCI Express 3.0
- USB Full Speed High Speed and USB On-The-Go, reference cours IP2 - USB 2.0
- SD / MMC, reference cours IS2 - eMMC 5.0
-
CAN bus, reference cours IA1 - CAN bus
- Cours théorique
- Support de cours au format PDF (en anglais) et une version imprimée lors des sessions en présentiel
- Cours dispensé via le système de visioconférence Teams (si à distance)
- Le formateur répond aux questions des stagiaires en direct pendant la formation et fournit une assistance technique et pédagogique
- Au début de chaque demi-journée une période est réservée à une interaction avec les stagiaires pour s'assurer que le cours répond à leurs attentes et l'adapter si nécessaire
- Tout ingénieur ou technicien en systèmes embarqués possédant les prérequis ci-dessus.
- Les prérequis indiqués ci-dessus sont évalués avant la formation par l'encadrement technique du stagiaire dans son entreprise, ou par le stagiaire lui-même dans le cas exceptionnel d'un stagiaire individuel.
- Les progrès des stagiaires sont évalués par des quizz proposés en fin des sections pour vérifier que les stagiaires ont assimilé les points présentés
- En fin de formation, une attestation et un certificat attestant que le stagiaire a suivi le cours avec succès.
- En cas de problème dû à un manque de prérequis de la part du stagiaire, constaté lors de la formation, une formation différente ou complémentaire lui est proposée, en général pour conforter ses prérequis, en accord avec son responsable en entreprise le cas échéant.
Plan du cours
- Internal architecture
- Highlighting data paths inside the MPC8308
- Software migration from MPC8XX/MPC82XX/MPC85XX families
- Application examples
- Superscalar operation, out-of-order execution, register renaming, serializations, isync instruction
- Branch processing unit: static prediction vs dynamic prediction
- Load / store buffers
- Sync and eieio instructions, determining where eieio is really required
- Store gathering mechanism
- Cache basics
- L1 caches
- Cache coherency mechanism, snooping, related signals
- The MEI state machine
- Management of cache enabled pages shared with DMAs
- Software enforced cache coherency
- Cache flush routine
- PowerPC architecture specification, the 3 books UISA, VEA and OEA
- Addressing modes, load / store instructions
- Floating point arithmetical instructions
- The PowerPC EABI
- Linking an application with Diab Data
- Introduction to real, block and segmentation / pagination translations
- Memory attributes and access rights definition
- TLBs organization
- Segment-translation
- Page-translation
- MMU implementation in real-time sensitive applications
- Critical interrupt, automatic nesting
- Exception management mechanism
- Requirements to allow exception nesting
- JTAG emulation, restrictions
- Hardware breakpoints
- Power management control
- Configuration signals sampled at reset
- Utilization of the I2C boot sequencer
- Clocking
- Address translation and mapping
- Arbiter and bus monitor
- Timers, software watchdog timer, Real time clock module, Periodic Interval Timer, General Purpose Timers
- Definition of interrupt priorities
- System critical interrupt
- Interrupt management, vector register
- Requirements to support nesting
- DDR-SDRAM operation
- Jedec specification basics
- Command truth table
- Bank activation, read, write and precharge timing diagrams, page mode
- Initial configuration following Power-on-Reset
- Address decode
- Timing parameters programming
- Multiplexed or non-multiplexed address and data buses
- Dynamic bus sizing
- GPCM, UPMs states machines
- Nand Flash Controller
- Booting from NAND flash
- Multi-block transfers
- Moving data by using the dedicated DMA controller
- Dividing large data transfers
- Card insertion and removal detection
- Implementation of a unique VC
- Selectable operation as agent or root complex
- Address translation
- Transfer control descriptor format
- Channel service request
- Channel-to-channel linking mechanism
- Scatter/gather DMA processing
- Dual-role (DR) operation
- EHCI implementation
- ULPI interfaces to the transceiver
- Endpoints configuration
- Frame format with and without VLAN option
- MAC address recognition
- Interface with the PHY
- Buffer descriptors management
- TCP/IP Offload Engine
- Quality of service support
- IEEE1588 frame timestamping
- UART
- I2C
- SPI controller
- Introducing the tools required to generate the kernel image
- What is required on the host before installing LTIB
- Common package selection screen
- Common target system configuration screen
- Building a complete BSP with the default configurations
- Creating a Root Filesystems image
- e-configuring the kernel under LTIB
- Selecting user-space packages
- Setup the bootloader arguments to use the exported RFS
- Debugging Uboot and the kernel by using Trace32
- Command line options
- Adding a new package
- Other deployment methods
- Creating a new package and integrating it into LTIB
- A lot of labs have been created to explain the usage of LTIB